Diseñe interfaces PCIe Gen3, Gen4 y Gen5. Aprenda enrutamiento diferencial, optimización de vías y selección de materiales para las interconexiones PCB de mayor ancho de banda.
| Generación | Velocidad de Datos | Ancho de Banda | Impedancia | Material | Codificación |
|---|---|---|---|---|---|
| PCIe 3.0 | 8 GT/s | 1 GB/s/carril | 85Ω | FR-4/Pérdida media | 128b/130b |
| PCIe 4.0 | 16 GT/s | 2 GB/s/carril | 85Ω | Pérdida media | 128b/130b |
| PCIe 5.0 | 32 GT/s | 4 GB/s/carril | 85Ω | Baja pérdida | 128b/130b |
| PCIe 6.0 | 64 GT/s | 8 GB/s/carril | 85Ω | Pérdida ultra baja | PAM4 |
PCIe requiere una impedancia diferencial de 85Ω ±15% para todas las generaciones. Esto se traduce en ~42.5Ω de extremo único. Cuanto más estricta sea la tolerancia, mejor: apunte a ±10% para Gen4 y ±7% para Gen5. Trabaje con su fabricante para lograr una impedancia consistente en toda la placa.
Las ranuras PCIe tienen pines específicos con carriles TX/RX, alimentación y señales laterales. Enrute cada par diferencial con impedancia consistente. Mantenga los pares TX y RX separados para evitar diafonía. Use optimización de vías en las transiciones de capa. La coincidencia de impedancia de los dedos de borde es crítica para las tarjetas de expansión.
PCIe Gen5 a 32 GT/s requiere materiales de baja pérdida como Megtron 6 o similar (Df < 0.004). El FR-4 estándar tiene demasiada pérdida. Para Gen4, los materiales de pérdida media (Df ~0.008-0.010) suelen funcionar. Siempre ejecute una simulación de canal para verificar su presupuesto de pérdida antes de finalizar la selección de materiales.