Projete interfaces PCIe Gen3, Gen4 e Gen5. Aprenda roteamento diferencial, otimização de vias e seleção de materiais para as interconexões PCB de maior largura de banda.
| Geração | Taxa de Dados | Largura de Banda | Impedância | Material | Codificação |
|---|---|---|---|---|---|
| PCIe 3.0 | 8 GT/s | 1 GB/s/pista | 85Ω | FR-4/Perda média | 128b/130b |
| PCIe 4.0 | 16 GT/s | 2 GB/s/pista | 85Ω | Perda média | 128b/130b |
| PCIe 5.0 | 32 GT/s | 4 GB/s/pista | 85Ω | Baixa perda | 128b/130b |
| PCIe 6.0 | 64 GT/s | 8 GB/s/pista | 85Ω | Perda ultra baixa | PAM4 |
PCIe requer uma impedância diferencial de 85Ω ±15% para todas as gerações. Isso se traduz em ~42,5Ω single-ended. Quanto mais apertada a tolerância, melhor - vise ±10% para Gen4 e ±7% para Gen5. Trabalhe com seu fabricante para obter impedância consistente em toda a placa.
Os slots PCIe têm pinos específicos com pistas TX/RX, alimentação e sinais laterais. Roteie cada par diferencial com impedância consistente. Mantenha os pares TX e RX separados para evitar crosstalk. Use otimização de vias nas transições de camada. A correspondência de impedância dos dedos de borda é crítica para placas de expansão.
PCIe Gen5 a 32 GT/s requer materiais de baixa perda como Megtron 6 ou similar (Df < 0,004). O FR-4 padrão tem muita perda. Para Gen4, materiais de perda média (Df ~0,008-0,010) geralmente funcionam. Sempre execute uma simulação de canal para verificar seu orçamento de perda antes de finalizar a seleção de materiais.